Signal Name Total Product Terms Product Terms Location Power Mode Pin Number PinType Pin Use
$OpTx$FX_DC$602 5  1_1 1_2 1_3 2_2 2_3 MC1 LOW   (b) (b)
i2c_clk_and0000/i2c_clk_and0000_D2 1  2_1 MC2 LOW 23 I/O/GCK2 I
data_0_cmp_eq0006/data_0_cmp_eq0006_D2 1  3_1 MC3 LOW   (b) (b)
happy_a12__or0001/happy_a12__or0001_D2 2  4_1 4_2 MC4 LOW   (b) (b)
io_1050 7  5_1 5_2 5_3 5_4 5_5 6_4 6_5 MC5 LOW 24 I/O O
$OpTx$FX_DC$601 3  6_1 6_2 6_3 MC6 LOW 25 I/O I
track_hi<6> 4  7_1 7_2 7_3 7_4 MC7 LOW   (b) (b)
(unused) 0   MC8   27 I/O/GCK3 GCK/I
ram_rom_adr<11> 11  7_5 8_1 8_2 8_3 8_4 8_5 9_1 9_2 9_3 9_4 9_5 MC9 LOW 28 I/O O
track_hi<3> 4  10_1 10_2 10_3 10_4 MC10 LOW   (b) (b)
ram_rom_adr<8> 8  10_5 11_1 11_2 11_3 11_4 11_5 12_4 12_5 MC11 LOW 29 I/O O
track_hi<2> 4  12_1 12_2 12_3 13_5 MC12 LOW 30 I/O I
track_hi<0> 4  13_1 13_2 13_3 13_4 MC13 LOW   (b) (b)
track_hi<5> 5  14_1 14_2 14_3 14_4 14_5 MC14 LOW 32 I/O I
(unused) 0   MC15   33 I/O I
(unused) 0   MC16     (b) (b)
ram_rom_adr<12> 22  15_1 15_2 15_3 15_4 15_5 16_1 16_2 16_3 16_4 16_5 17_1 17_2 17_3 17_4 17_5 18_1 18_2 18_3 18_4 18_5 1_4 1_5 MC17 LOW 34 I/O O
(unused) 0   MC18     (b) (b)

Signals Used By Logic in Function Block
  1. $OpTx$FX_DC$571
  2. N120/N120_D2
  3. N2/N2_D2
  4. data<6>.PIN
  5. data<5>.PIN
  6. data<4>.PIN
  7. data<3>.PIN
  8. data<2>.PIN
  9. data<0>.PIN
  10. adr<0>
  11. adr<10>
  12. adr<11>
  13. adr<12>
  14. adr<13>
  15. adr<14>
  16. adr<15>
  17. adr<1>
  18. adr<2>
  19. adr<3>
  20. adr<4>
  21. adr<5>
  22. adr<6>
  23. adr<7>
  24. adr<8>
  25. adr<9>
  26. archiver_a11
  27. check_1050_6810_access_mux0001/check_1050_6810_access_mux0001_D2
  28. floppy_mode<0>
  29. floppy_mode<1>
  30. floppy_mode<2>
  31. floppy_mode<3>
  32. happy_a12
  33. reset
  34. rom_base_bank_0
  35. rom_source_is_ram
  36. rw
  37. track_hi<0>
  38. track_hi<2>
  39. track_hi<3>
  40. track_hi<5>
  41. track_hi<6>
  42. turbo_rom_adr<11>
  43. turbo_rom_adr<12>